language
注意事項
当サイトの中国語、韓国語ページは、機械的な自動翻訳サービスを使用しています。
翻訳結果は自動翻訳を行う翻訳システムに依存します。場合によっては、不正確または意図しない翻訳となる可能性があります。
翻訳サービスを利用した結果について、一切を保証することはできません。
翻訳サービスを利用される場合は、自動翻訳が100%正確ではないことを理解の上で利用してください。

上野憲一さん(博士3年)が2009 IEEJ International Analog VLSI Workshopの2009 IEEJ International Analog VLSI Workshop Best Paper Awardを受賞しました。

受賞日: 2009年11月19日
氏名: 上野 憲一
学年: 博士3年
所属: 情報科学研究科 情報エレクトロニクス専攻 集積システム講座 機能システム学研究室
授与団体: 2009 IEEJ International Analog VLSI Workshop
賞名: 2009 IEEJ International Analog VLSI Workshop Best Paper Award
受賞論文名,研究題目名または受賞理由:
「A 0.02-to-2-MHz tunable clock reference circuit for intermittent pulse generators (間欠動作パルス生成のためのCMOS参照クロック源回路)」

     受賞一覧へ